LAPORAN AKHIR PERCOBAAN 1 MODUL 4

 



1. Jurnal[Kembali]






2. Alat dan Bahan[Kembali]

  Module D' Lorenzo, yang terdiri dari 

    Panel DL 2203D 
    Panel DL 2203C
    Panel DL 2203S


  •     Jumper

3. Rangkaian Simulasi[Kembali]









4. Prinsip kerja Rangkaian[Kembali]

Kondisi 1
Pada kondisi ini, switch B3-B6 berada dalam kondisi aktif LOW atau memiliki logika 0. Input B0 dan B2 memiliki logika 1 (aktif HIGH), sedangkan input B1 dalam kondisi don't care (tidak berpengaruh). Ketika data dimasukkan melalui B1, keluaran mengalami pergeseran. Data dari output pertama akan menjadi input untuk JK flip-flop kedua, begitu pula seterusnya hingga ke flip-flop berikutnya. Keluaran yang terhubung ke H7, H6, H5, dan H4 akan menyala secara bergantian. Kondisi ini merupakan register SISO (Serial In Serial Out), di mana data masuk melalui satu jalur input dan keluar melalui satu jalur output. Pada register SISO, data mengalami pergeseran, yang terbukti selama percobaan. Flip-flop pertama menerima input langsung, flip-flop kedua menerima data dari flip-flop pertama, dan proses ini berlanjut hingga ke flip-flop terakhir. Keluaran yang dihasilkan menyala secara bergantian sesuai dengan teori kerja register SISO.

Kondisi 2
Dalam kondisi ini, input B3-B6 berada dalam kondisi aktif LOW (logika 0), B1 tidak berpengaruh (don't care), B0 diberikan logika 1 (aktif HIGH), dan B2 dalam kondisi tertentu. Berdasarkan konfigurasi ini, data dimasukkan satu per satu ke dalam register. Keluaran yang dihasilkan akan muncul secara bersamaan. Kondisi ini menunjukkan register SIPO (Serial In Parallel Out), yang memiliki satu jalur input untuk data serial dan beberapa jalur output sesuai dengan jumlah flip-flop di dalam register. Pada register SIPO, data yang dimasukkan secara serial akan keluar secara paralel, sesuai dengan hasil percobaan.

Kondisi 3
Pada kondisi ini, input B3-B6 tidak berpengaruh (don't care), sementara B1 diberikan logika aktif LOW (logika 0), sedangkan B0 dan B2 diberikan logika aktif HIGH (logika 1). Kondisi ini merepresentasikan register PISO (Parallel In Serial Out). Hasil percobaan menunjukkan bahwa data dimasukkan secara paralel (serentak) dan keluaran dihasilkan satu per satu secara serial. Hal ini sesuai dengan prinsip kerja register PISO, di mana jalur inputnya sebanyak jumlah flip-flop yang ada, sedangkan jalur outputnya hanya satu. Register ini memungkinkan data dimasukkan serentak ke dalam flip-flop, lalu dikeluarkan secara serial.

Kondisi 4
Pada kondisi ini, input B3-B6 tidak berpengaruh (don't care), B0 diberikan logika aktif HIGH (logika 1), sedangkan B1 dan B2 diberikan logika aktif LOW (logika 0). Kondisi ini menunjukkan register PIPO (Parallel In Parallel Out). Data yang dimasukkan ke dalam register secara paralel akan dikeluarkan secara serentak pula. Prinsip ini sesuai dengan teori kerja register PIPO, di mana data masuk dan keluar secara paralel melalui jumlah jalur input dan output yang sama dengan jumlah flip-flop yang menyusunnya.



 

5. Video Penjelasan[Kembali]










6. Analisa[Kembali]

 Apa pengaruh clock pada rangkaian?
    Jawab :
       

Clock berfungsi sebagai pengendali waktu untuk menentukan kapan data berpindah dari satu flip-flop ke flip-flop berikutnya. Setiap pulsa clock akan menyebabkan data bergeser satu posisi ke arah yang diinginkan.

  • Kondisi 1 (SISO):
    Pada register SISO, setiap kali clock menghasilkan pulsa, satu bit data akan dimasukkan, dan bit data paling awal akan keluar. Clock berperan dalam mengatur kecepatan pergeseran data dari satu flip-flop ke flip-flop berikutnya.

  • Kondisi 2 (SIPO):
    Pada register SIPO, pulsa clock menyebabkan data bergeser terus-menerus hingga semua bit data berhasil dimasukkan ke dalam register dan tersimpan secara paralel di masing-masing flip-flop.

  • Kondisi 3 (PISO):
    Pada register PISO, ketika pulsa clock pertama diterima, semua bit data secara simultan dimasukkan ke register. Data tersebut kemudian akan dikeluarkan satu per satu melalui proses serial.

  • Kondisi 4 (PIPO):
    Pada register PIPO, setiap kali clock menghasilkan pulsa, seluruh bit data akan masuk secara paralel ke dalam register dan langsung keluar secara bersamaan tanpa adanya proses pergeseran.



7. Download File[Kembali]





















Tidak ada komentar:

Posting Komentar

   Bahan Presentasi Mata kuliah Elektronika TA Semester Genap 2023 Dosen Pengampu : Darwison, M.T. Oleh : Ahmad Bukhari 2210952018 A. Darwis...